Whitepaper 02: Time Sensitive Networking – TSN-Implementierung auf Basis von Intel FPGAs
Fraunhofer IPMS - Wireless Microsystems
![](/de/press-media/whitepaper-download/TIME-SENSITIVE-NETWORKING-TSN-Implementierung-Intel-FPGAs/jcr:content/contentPar/sectioncomponent/sectionParsys/textwithasset/imageComponent/image.img.jpg/1568708850079/Time-Sensitive-Networking.jpg)
Autor: Marcus Pietzsch
Time-Sensitive Networking (TSN) ist ein Set von Standards, der derzeit von der IEEE entwickelt wird. Die Weiterentwicklung soll den Grad des Determinismus in Switched Ethernet-Netzwerken nach IEEE 802.1 und 802.3 erhöhen. Im Wesentlichen bedeutet das die Umsetzung von Ethernet-Netzwerken mit
- garantierten Ende-zu-Ende Latenzen für echtzeitkritischen Datenverkehr
- Übertragung von (zeit-) kritischen und unkritischen Datenverkehr über ein konvergentes Netzwerk
- geringen Paketverlusten
- geringen Latzenzschwankungen (Jitter)
Inhalt des Whitepapers
- Einleitung
- TSN in Anwendung – Ein Beispiel
- TSN-Implementierung Intel FPGA Basis
- Hardwarebeschreibung
- Softwarebeschreibung
- Zusammenfassung
- Über das Fraunhofer IPMS
....mehr zum Thema IP-Core auf unserer Webseite