Time Sensitive Networking – TSN-Implementierung auf Basis von Intel FPGAs

Whitepaper 02: Time Sensitive Networking – TSN-Implementierung auf Basis von Intel FPGAs

Autor: Marcus Pietzsch

Time-Sensitive Networking (TSN) ist ein Set von Standards, der derzeit von der IEEE entwickelt wird. Die Weiterentwicklung soll den Grad des Determinismus in Switched Ethernet-Netzwerken nach IEEE 802.1 und 802.3 erhöhen. Im Wesentlichen bedeutet das die Umsetzung von Ethernet-Netzwerken mit 

  • garantierten Ende-zu-Ende Latenzen für echtzeitkritischen Datenverkehr
  • Übertragung von (zeit-) kritischen und unkritischen Datenverkehr über ein konvergentes Netzwerk
  • geringen Paketverlusten
  • geringen Latzenzschwankungen (Jitter)
 
Inhalt des Whitepapers
  • Einleitung
  • TSN in Anwendung – Ein Beispiel
  • TSN-Implementierung Intel FPGA Basis
  • Hardwarebeschreibung
  • Softwarebeschreibung
  • Zusammenfassung
  • Über das Fraunhofer IPMS

 

Weitere Informationen:

 

Komponenten & Systeme

IP-Core Design für FPGA und ASIC