CAN IP-Core Design

CAN IP-Core Design

CAN-bus controller IP-Core für serielle Kommunikation.

Das Fraunhofer IPMS bietet ein CAN IP-Core Design für die serielle Kommunikation gemäß der CAN2.0B- und CAN-FD-Spezifikation für die Anwendung im FPGA oder ASIC. Der CAN Core ist ein Bus-Controller, der die serielle Kommunikation gemäß der CAN 2.0B- und der CAN FD-Spezifikation nach der ISO 11898-1:2015 und CAN XL nach CiA 610-1 ausführt. Der Core ist nach der ISO26262 für die funktionale Sicherheit in Automotive-Anwendungen als ASIL-B-ready zertifiziert. Auf Anfrage können auch weitere ASILs umgesetzt werden. Das IP Design kann in Geräte integriert werden, die CAN- oder höherschichtige CAN-basierte Kommunikationsprotokolle verwenden. Der CAN Core ist Silicon-Proven für ASIC-Technologien bis 22nm und kann ebenso in FPGA-Designs integriert werden.

Key Features

  • Unterstützung von CAN und CAN FD gemäß ISO 11898-1:2015
  • FIFO- oder Priority-Modus
  • Programmierbare Daten und Baudraten
  • Programmierbare Interrupts
  • Loopback-Modus zur Selbsttestung
  • ISO-26262 ASIL-B ready (ASIL-C und -D auf Anfrage möglich)